第1章 绪论
1.1 基本概念
1.2 NiosⅡ软核处理器简介
1.3 SOPC设计流程
1.4 支持NiosⅡ CUP的FPGA型号
第2章 SOPC的硬件开发环境及硬件开发流程
2.1 创建QuartusⅡ工程
2.2 创建NiosⅡ系统模块
2.3 设计优化
2.4 编译
2.5 编程下载
第3章 NiosⅡ体系结构
3.1 NiosⅡ处理器结构
3.2 NiosⅡ寄存器文件
3.3 存储器和I/O组织
第4章 Avalon总线简介
4.1 Avalon总线简介
4.2 Avalon总线基本概念
4.3 Avalon信号
4.4 从端口传输
4.5 主端口传输
4.6 流水线传输属性
4.7 流控制
4.8 三态传输
4.9 突发传输
4.10 和传输无关的信号
4.11 地址对齐
第5章 基于FPGA的DSP开发技术
5.1 基于MATLAB/DSP Builder的DSP模块设计流程
5.2 正统发生器模块的设计
5.3 DSP Builder的层次设计
5.4 FIR数字滤波器设计
5.5 IIR数字滤波器的设计
5.6 快速傅立叶变换
5.7 MegaCore的使用
第6章 软件设计流程和方法
第7章 NiosⅡ常用外设编程
第8章 NiosⅡ系统高级开发技术
附录A 电子钟C语言的源程序和头文件
附录B GX-SOC/SOPC专业级创新开发实验平台硬件介绍
附录C SOPC实验
参考文献